一种利用DSP扩展地址处理中断的方法

一种利用DSP扩展地址处理中断的方法

一、应用DSP的扩展地址处理中断的方法(论文文献综述)

黄浩[1](2021)在《无人机飞行控制计算机硬件平台研制》文中认为

廖张梦[2](2021)在《面向嵌入式系统的实时传输与接口技术研究》文中研究表明工业控制、医疗装备、汽车电子等领域有大量的嵌入式系统需求,随着实时传感器数据融合、信号大数据在线处理等需求的提高,嵌入式系统架构需要具备更强的实时流处理与数据传输能力。同构的嵌入式CPU、DSP架构往往难以满足复杂流数据处理场景的需求,基于FPGA与CPU结合的异构架构,能够发挥其可灵活定制的优势实现高并发的预处理和复杂数据传输,同时具有功耗低、扩展性好等特点。面向高性能嵌入式信号处理系统需求,本文提出一种传输链路规范化、通用化、可灵活重构的多片FPGA加嵌入式CPU的架构。针对该架构,本文着重研究并设计了FPGA的内外部的灵活互联接口,给出FPGA与嵌入式CPU的控制和传输方案,实现了FPGA和嵌入式CPU在实时数据传输层面的协同。本文的主要工作如下:1)建立并实现了FPGA与嵌入式CPU的PCIe链路,然后完成基于DMA的数据传输,采用命令队列的方式来解决流传输过程中由命令处理延时导致的数据间断问题,通过灵活设定采样量来平衡数据传输的带宽和实时性。2)构建FPGA上的互联基础架构,包括PCIe接口、DMA、以及DDR等模块的互联,该架构可在不改变硬件逻辑的前提下实现多种方式的数据传输,并使用通用接口加中间模块的方式降低模块的耦合深度,具有较好的灵活性和通用性。3)完成了一种高效率的AXI协议接口DMA模块,该DMA模块可对命令进行AXI事务拆分,使软件在发送命令时无需考虑协议4K边界的问题。最后构建了测试平台进行测试和验证。实验结果显示:FPGA与嵌入式CPU之间可实现超过3GB/s的数据传输,FPGA之间通过Aurora可实现超过14GB/s的高带宽传输。在嵌入式CPU管理控制下,系统可以实现实时流数据传输、缓存、数据回放等多种方式的数据传输,表明系统能够实现处理器单元之间的协同和高效稳定传输,验证了架构和传输方案的可行性。

王典[3](2021)在《触控电源可编程控制器研发》文中进行了进一步梳理随着现代电子技术的快速发展,电子设备对电源的要求也越来越高。在生产测试领域,既要求电源以指定输出为负载设备供电,同时需要电源模拟各种异常测试信号的输出。针对目前常规电源采用按键与旋钮相结合的机械操作方式只能实现手动调节输出值,无法实现指定精度的波形输出。因此,研究如何扩展此类电源的输出性能具有重要意义。本文在广泛总结前人的成果上,研发了一款具备可在线编程功能的控制器,通过控制器进行波形参数在线编辑,可以控制电源实现指定时序、指定周期、指定幅值的波形输出,模拟异常测试信号、自定义波形输出。首先,文中研究了受控开关电源的内部组成结构及通信方式。根据系统需求分析,设计了控制器的各组成模块。为实现控制器的在线编辑波形参数功能,设计了通过触控屏进行波形参数录入和读取U盘文件两种数据录入方式。在控制器内部指定了折线波形、函数波形、预置波形、任意波形等四种类型波形数据的产生方式及存储格式。根据控制器需要实现的功能设计了人机交互界面。其次,采用模块化的设计思想完成控制器的软硬件设计。最后,搭建了系统测试平台,对控制器的可编程功能以及电源输出信号的相关指标进行了测试。测试结果表明,控制器的可编程功能工作正常,系统可以实现输出折线波形、方波波形、正弦波形、三角波形、锯齿波形,模拟电压上升/跌落异常波形,读取U盘文件数据实现任意波形输出。本文设计的可编程控制器,提高了电源仪器的智能化水平,能够针对性地解决生产中的问题,具有一定的应用价值。

滕宇超[4](2021)在《基于中子辐射的火箭固体推进剂料位计技术研究》文中研究指明随着航空航天与武器装备的不断发展,固体推进剂作为一种高效能燃料被广泛应用于火箭、导弹以及飞行器等方面。为了保证燃烧效率和安全性能,燃料仓中的推进剂必须被限制在一定的范围内,需要提前对固体推进剂进行成型浇注,在浇注过程中对固体推进剂的浇注料位面进行精确监测。针对料位高精度测量的实际问题,提出了一种基于双准直中子辐射探测法的固体推进剂料位监测方案,能够有效提高料位测量精度以及料位准确度。本文引入中子与物质之间的相互作用原理,采用双准直辐射测量方法,使用MCNP模拟软件构建火箭固体推进剂浇注仓模型,对料位测量进行模拟标定与优化。设计火箭固体推进剂数字化协同控制料位监测系统,硬件部分主要有:脉冲中子辐射数据采集模块与处理模块,采集模块主要包括BGO探测器、光电倍增管、信号预处理与放大电路,处理模块主要由以AD9226为核心的A/D转换电路和以FPGA+DSP为核心的主控电路组成。软件部分涉及A/D采样时序控制、脉冲信号数据存储以及显示等功能,并引入扩展Kalman滤波算法,在估计中子辐射脉冲预测值的同时,判断系统本身的参数值是否发生变化,对非线性中子辐射脉冲信号进行估计和修正,使其自动改进滤波设计、缩小滤波的实际误差,优化校正产生偏差的中子脉冲数据。采用Matlab-simulink工具对扩展Kalman滤波算法进行建模。模拟实验与测试结果表明,双准直辐射探测法的中子料位计可以满足于火箭固体推进剂燃料浇注的料位高度监测。通过输入50ns中子辐射脉冲经过扩展Kalman滤波算法处理后能够有效估计其中的非线性信号,系统误差一直保持在2%以下,能够满足系统最初设计的误差指标。

韩增玉[5](2021)在《前视SAR成像处理方法及硬件实现》文中研究表明前视合成孔径雷达(SAR)能够对平台正前方区域成像,具有抗干扰性好、隐蔽性强等特点,在精确制导、侦察测绘等领域具有重要价值。由于前视SAR成像处理对实时性要求高,而回波大数据量将导致成像实现非常困难;因此,研究前视SAR成像处理方法及硬件实现具有重要意义。前视SAR中的机载双基前视模式是各国研究的热点,本文以机载双基前视SAR为研究对象,进行了极坐标格式算法(PFA)、前视SAR信号处理机设计及PFA算法的数字信号处理器(DSP)实现等研究,主要内容如下:1、针对机载双基前视SAR构型,建立了回波模型,仿真分析了回波的时频特性和二维分辨率特性,导出了二维分辨率的计算公式;研究了前视SAR的PFA算法,并对算法进行了仿真。2、针对前视SAR回波数据采样和处理要求,设计了基于VPX总线的前视SAR信号处理机,完成了前视SAR数据采集卡和信号处理卡的设计和实现。3、依托数字信号处理器的多核架构,基于进程间通信(IPC),为PFA算法设计了控制集中、执行分布的并行处理方案,实现了PFA算法的多核并行处理。4、为提高前视SAR图像刷新率,基于流水线操作的思想,设计了FPGA+双DSP的联合处理架构,SAR数据采集、成像处理形成三级流水线结构,有效提高了成像效率,并通过仿真与实测数据处理对处理机进行了验证。

于博[6](2021)在《随钻四极子声波测井仪井下主控电路关键技术研究与实现》文中研究表明石油能源是现代工业发展的支柱,目前石油勘探和开发的主要技术手段是测井技术,而随钻声波测井是测井技术的一个重要分支,其相关技术的自主研发对于保护我国能源安全至关重要。随钻四极子声波测井仪是目前声波测井领域中最为先进的仪器之一,主控电路是仪器的核心,需要对仪器作业流程进行控制。此外为了增加仪器的功能性和维护性,还需要在其基础上增添一些特殊的功能。随钻四极子声波测井仪井下主控电路关键技术研究与实现是电子科技大学与中海油服公司重大科研项目“随钻四极子电路关键技术研究”的子课题,目的是提高仪器的存储能力、数据处理能力和数据传输能力。根据课题提出的要求,本文主要完成三个功能模块的研究与设计。第一,根据主控电路外设接口特性选择合适的协议和存储芯片,设计合理的驱动功能,完成测井数据和各种辅助信息的读写功能,实现容量为9Gb的大规模存储模块设计,并对内存管理方式进行优化。第二,目前井下采集到的声波信号受各种噪声干扰严重,需要在主控电路中设计一种有效的数字滤波器进行滤波处理,通过MATLAB工具对声波测井信号进行时频分析,研究噪声的时频分布特性,选择合适的滤波处理方式,并对设计好的滤波器进行仿真测试,对代码进行优化处理,实现单通道波形滤波时间在1ms以内,满足作业周期中实时性的需要。第三,针对主控电路存储数据量大,普通串口传输缓慢的问题,需要在主控电路的基础上,完成对数据链路层和物理层电路的设计,选择合适的协议栈移植进主控电路之中,通过传输层协议完成对数据传输的控制和管理,协调管理核间通信和以太网传输功能,完成以太网功能的设计,实现数据的高速稳定传输。本文在每一节的最后,对各项功能的实现情况进行测试。在实验室环境下成功测试之后,对大规模存储功能和实时滤波功能做了现场测试,实验结果表明,仪器工作状况稳定,各功能实现正常,本文工作达到预期的设计要求。

罗环[7](2021)在《面向调焦调平的多核DSP图像处理研究与实现》文中认为调焦调平系统是高分辨率投影光刻机的重要组成部分,为了获得理想的曝光效果必须使用调焦调平系统实时、准确地测量出硅片相对于投影物镜的离焦量与倾斜量。在基于激光三角测量法的调焦调平技术中,为保证信息的实时性,需要一款高性能的图像处理系统。本文设计并实现了一种面向调焦调平系统的多核DSP图像处理系统,可以在高采样率的情况下同时采集、传输多路图像数据,并及时完成图像处理与算法结果输出。图像处理系统实现了线阵CCD图像的采集传输,算法处理、指令控制等功能。为了提高系统工作效率,本文综合图像处理平台需求与调研结果,选取TI公司的TMS320C6678多核DSP作为算法处理单元,在SYS/BIOS实时操作系统下,实现多核并行算法处理与核间数据通信,并在片间使用Rapid IO总线传输图像数据。系统使用Xilinx公司的Kintex7系列FPGA,通过Cameralink接口接收CCD图像,EMIF16接口接收DSP发送的控制指令与算法处理结果,根据指令信息控制外部相机、光源模块,并将图像与算法结果传输至上位机。最后本文还设计实现了多核DSP的自启动与软件升级功能。系统设计完成后,进行了四方面的测试。首先,对数据传输功能的正确性及关键接口传输速率进行测试,并分析影响传输速率的主要原因。然后,针对关键外设功能进行验证,得到理想结果。之后完成了多核DSP自启动功能测试。最后,在调焦调平系统实验中得出系统性能关键指标。测试结果表明,图像处理系统符合设计要求,并可以成功应用。

张明铭[8](2021)在《千万门级FPGA中PCIE模块的研究》文中研究表明总线(Bus)是通信系统中各功能组件信息交互的通讯网络,是高性能通信器件的关键技术之一。在高速数据处理系统中,系统总线的性能瓶颈是限制系统性能的重要因素之一。PCI Express总线技术是第三代系统总线技术,是目前高速设备支持的主流IO总线。PCI Express总线技术采用了串行差分信号传输的模式、端对端的传输架构,具有高频、高带宽、低功耗等性能优势。在高性能FPGA芯片中集成PCI Express总线接口能够有效提高芯片在高速数据传输环境下的系统性能,针对这一领域的研究具有重要的工程意义。本文基于一项千万门级FPGA芯片设计工程,研究了高性能FPGA器件中PCIE模块集成的技术路线。本文设计的芯片是一款自主研发国内领先的千万门级高性能FPGA器件,其采用了业界先进的28 nm工艺,集成的晶体管规模达到上亿级,芯片包含可编程单元达到693120个,集成了三个PCIE IP核,支持PCI Express3.0规范,支持最多8个传输通道、单通道最大8 GT/s的传输速率。文中所设计的FPGA芯片采用了业内经典的GRM结构,简化了PCIE IP核的集成工作。作者基于软件提供的链接约束关系,在FPGA芯片的顶层将PCIE IP核周围的功能模块的输入输出端口和FPGA中对应的互连资源的端口进行对应链接,在电路网表文件上实现了PCIE IP核的集成。文中提出了一套高效的PCIE核功能验证方法;作者基于Verilog语言搭建了一套符合灰盒验证思想的验证平台。开发的验证平台通过TASK函数在平台内封装了可重用的PCI Express协议验证向量指令集;作者通过对PCIE IP底层网表进行行为建模,在VCS软件中实现了快速仿真验证;整体验证环境采用了端对端的电路仿真模型,通过上游设备发送相关的事务激励,由下游设备接收激励数据包,产生响应;仿真完成后通过调用关键内部信号和IP核外部输入输出端口的信号,分析功能结果。芯片流片后,作者基于芯片验证阶段的工作,开发了FPGA芯片的应用测试平台,完成了对流片的FPGA样片的应用测试,实现了对FPGA芯片的PCI Express接口及其配套的CMT、SERDES、CLB、SRAM等模块调用;通过带宽示波器取样,得到了实时的信号传输质量眼图和误码率分析图,在实际测试环境中验证了FPGA芯片中PCI Express接口的可靠性。本文成功的完成了FPGA芯片中PCIE模块的集成、验证以及流片后的应用测试工作;搭建了支撑验证工作的验证平台,最终验证的功能覆盖率达到了100%;流片后的FPGA芯片经过样片应用测试,其PCIE接口在实际工作环境中,在8 GT/s、5 GT/s、2.5 GT/s三种传输模式下传输质量眼图的眼宽和眼高分别为125 ps、400 m V,200 ps、400 m V,400 ps,400 m V;在10-12误码率下的眼宽均大于0.6个UI;以上数据表明FPGA芯片的PCIE接口在三种模式的信号传输质量符合设计要求。

吴婧[9](2021)在《基于多核DSP的XX星座载荷处理软件系统研究》文中研究表明随着微小卫星技术的不断发展,其成本低、轻量化、发射灵活等优势使其在军事、商业和科研领域均得到了广泛应用。载荷设备研制技术的提升使得星上数据量逐渐增长,例如卫星中应用了越来越多的高分辨率成像设备,使得星上图像数据量迅速增加。海量的数据对星上电子系统的数据处理和通信能力提出了更高的要求,传统的数据透传方案已经无法应对。因此在微小卫星星上资源有限的情况下,需要研制一个高性能星上载荷数据处理软件系统,同时由于星上软件具备严格的可靠性要求,本文采用裸机底层搭建系统的方式而不使用商用操作系统。本文基于某型号微小卫星星座载荷处理系统的项目研制需求,系统核心CPU采用TMS320C66x型号八核DSP,研究了一种无操作系统支撑的多核并行运算软件系统。首先对软件系统功能进行了划分,给出了针对八核DSP软件系统设计方案,针对方案中的多核并行运算架构,本文比较了目前使用较为广泛的主从模型和数据流模型,由于数据流模型对算法的可分割性要求较高,较难达到各核的均衡化。本文基于主从模型的思想,提出了一种针对并行运算从核的数据分割方法,实现了一种较为通用的多核并行运算架构。其次,为了完成本文系统架构中多核间的协同和通信功能,本文研究了IPC中断、共享存储查询、SYS/BIOS提供的核间通信模块等多种实现方式,前两者无需操作系统支撑,但功能不完善且对应用层开发者要求较高,后者则需要操作系统支撑。因此本文设计了一种基于消息队列的核间通信方式,结合数据包共享地址信息和队列的数据结构,实现了可变长度数据的核间传输,并为应用层开发者提供了相应的API,减少开发难度的同时还可以提高存储空间的利用率。同时,本文还对多核软件系统实现过程中的关键问题进行了研究,针对多核程序的烧写和引导过程,本文通过批处理的方式实现了多个编译程序文件的一键融合,通过主核二次引导的方式实现了多核的启动,也为多核DSP程序的在轨更新提供了可行方案。针对多核访存存在的冲突问题,本文提出了一种基于硬件信号量的访存冲突保护机制。最后基于图像处理算法应用对多核并行运算系统进行了整体运行测试,提出了基于DSP的程序优化策略,并对比了优化前后以及多核的运行耗时数据,验证了本文所研究的载荷处理多核并行软件系统能够满足系统对图像处理算法的运行需求,验证了各模块设计的有效性,使得载荷处理系统满足海量数据计算、并行减少耗时的需求,为后续更多星上数据的快速处理提供了实现思路。

姜泽坤[10](2021)在《支持DSP指令扩展的RISC-V处理器设计与实现》文中认为

二、应用DSP的扩展地址处理中断的方法(论文开题报告)

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

本文主要提出一款精简64位RISC处理器存储管理单元结构并详细分析其设计过程。在该MMU结构中,TLB采用叁个分离的TLB,TLB采用基于内容查找的相联存储器并行查找,支持粗粒度为64KB和细粒度为4KB两种页面大小,采用多级分层页表结构映射地址空间,并详细论述了四级页表转换过程,TLB结构组织等。该MMU结构将作为该处理器存储系统实现的一个重要组成部分。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

三、应用DSP的扩展地址处理中断的方法(论文提纲范文)

(2)面向嵌入式系统的实时传输与接口技术研究(论文提纲范文)

致谢
摘要
ABSTRACT
1 绪论
    1.1 研究背景
    1.2 国内外研究现状
        1.2.1 嵌入式系统处理架构
        1.2.2 嵌入式系统总线
    1.3 本文研究内容
2 相关技术
    2.1 FPGA及其资源简介
        2.1.1 FPGA的基本结构
        2.1.2 GTH收发器
    2.2 相关协议
        2.2.1 AMBA_AXI4协议
        2.2.2 PCIe协议概述
    2.3 DDR SDRAM简介
    2.4 本章小结
3 面向实时处理的嵌入式整体架构
    3.1 系统硬件架构
        3.1.1 处理器单元
        3.1.2 DDR大容量缓存
        3.1.3 FMC数据源接口
        3.1.4 系统扩展
    3.2 整体功能与接口方案
        3.2.1 整体功能
        3.2.2 接口方案
    3.3 数据传输方案
        3.3.1 基于DMA的数据传输
        3.3.2 实时流数据传输
        3.3.3 高速数据流缓存
        3.3.4 多类型数据组包上传
        3.3.5 数据回放
    3.4 本章小结
4 FPGA内部架构及接口实现
    4.1 FPGA内部架构
        4.1.1 IP integrator及 AXI互联核心
        4.1.2 基于AXI的系统互联
        4.1.3 时钟与带宽
    4.2 PCIe接口
        4.2.1 AXI Bridge for PCIe配置
        4.2.2 PCIe地址映射
        4.2.3 PCIe中断方案
        4.2.4 MSI-X中断实现
    4.3 DMA模块
        4.3.1 DMA命令获取
        4.3.2 DMA数据传输模块
        4.3.3 DMA的软件复位
        4.3.4 DMA仿真
    4.4 DDR缓存模块
    4.5 控制和状态寄存器
        4.5.1 系统控制寄存器
        4.5.2 算法寄存器
    4.6 Aurora传输模块
    4.7 本章小结
5 测试与验证
    5.1 DDR缓存测试
    5.2 DMA模块测试
    5.3 PCIe接口测试
        5.3.1 MSI-X中断测试
        5.3.2 数据传输测试
    5.4 Aurora传输测试
        5.4.1 速度和正确性测试
        5.4.2 流量控制测试
    5.5 整体传输测试
        5.5.1 测试平台
        5.5.2 数据源生成和校验
        5.5.3 实时流数据传输
        5.5.4 高速数据流缓存
        5.5.5 多数据类型组包上传
        5.5.6 数据回放
    5.6 本章小结
6 总结与展望
    6.1 总结
    6.2 展望
参考文献

(3)触控电源可编程控制器研发(论文提纲范文)

摘要
abstract
第一章 绪论
    1.1 课题研究背景及意义
    1.2 研究现状
        1.2.1 国外研究现状
        1.2.2 国内研究现状
    1.3 本文研究的主要内容
    1.4 本文的章节安排
第二章 受控电源系统结构及通信方式
    2.1 受控电源技术指标
    2.2 受控电源电路组成
        2.2.1 输入整流滤波电路
        2.2.2 逆变电路
        2.2.3 输出整流滤波电路
        2.2.4 控制电路
    2.3 电源通讯方式
        2.3.1 物理层通信标准
        2.3.2 数据链路层通信协议
    2.4 本章小结
第三章 控制器总体设计方案
    3.1 系统需求分析
    3.2 控制器的系统组成结构
    3.3 控制器的波形产生方式
        3.3.1 折线波形描述及波形数据
        3.3.2 函数波形描述及波形数据
        3.3.3 预置波形描述
        3.3.4 任意波形生成
    3.4 控制器的人机交互界面设计
    3.5 本章小结
第四章 控制器硬件设计
    4.1 MCU设计
    4.2 RS-232 串行通信接口电路设计
    4.3 触控屏选型与屏接口电路设计
    4.4 USB接口电路设计
    4.5 辅助电源供电电路设计
    4.6 本章小结
第五章 控制器软件设计
    5.1 MDK5 开发平台
    5.2 主控程序执行流程设计
    5.3 触控屏软件设计
        5.3.1 基于DGUS的人机交互界面开发
        5.3.2 屏接口通信流程设计
    5.4 读取U盘文件处理流程
    5.5 控制器与电源的通讯流程设计
    5.6 本章小结
第六章 系统功能及精度测试
    6.1 波形数据串行传输测试
        6.1.1 Mod Bus_RTU通信速率计算
        6.1.2 串口通信功能测试
    6.2 压摆率测试
    6.3 控制器基本功能测试
    6.4 控制器可编程输出效果测试
        6.4.1 折线波形输出功能测试
        6.4.2 函数波形输出功能测试
        6.4.3 预置波形输出功能测试
        6.4.4 任意波形输出功能测试
    6.5 测试结果分析
    6.6 本章小结
第七章 总结与展望
    7.1 总结
    7.2 展望
致谢
参考文献
附录
攻读学位期间参加科研情况及获得的学术成果

(4)基于中子辐射的火箭固体推进剂料位计技术研究(论文提纲范文)

摘要
ABSTRACT
注释表
第一章 绪论
    1.1 研究背景及其意义
    1.2 固体推进剂浇注设备发展情况
    1.3 料位监测技术概况
    1.4 本文的主要研究内容
    1.5 本章小结
第二章 原理与模拟
    2.1 火箭固体推进剂浇注工艺
    2.2 中子辐射探测原理
    2.3 中子辐射料位计MCNP模拟
        2.3.1 MCNP简介
        2.3.2 中子辐射料位计MCNP模拟
    2.4 推进剂料位测量干扰因素分析
    2.5 火箭固体推进剂浇注仓需求分析
        2.5.1 火箭固体推进剂料位仓结构
        2.5.2 系统功能需求
        2.5.3 系统设计指标
    2.6 本章小结
第三章 料位计系统设计
    3.1 中子辐射料位计系统总体设计
    3.2 中子辐射料位计系统主要部件选型
        3.2.1 中子源选型
        3.2.2 探测器选型
    3.3 FPGA与 DSP核心控制电路
    3.4 前端信号调理电路
    3.5 数据采集存储电路
    3.6 电源电路
    3.7 伺服电机控制系统
    3.8 本章小结
第四章 系统控制软件设计
    4.1 FPGA逻辑控制
        4.1.1 ADC逻辑控制
        4.1.2 DDR2 控制器逻辑控制
    4.2 DSP主程序软件设计
        4.2.1 DSP串口传输程序
        4.2.2 PWM电机驱动程序
    4.3 LabVIEW上位机软件设计
    4.4 扩展Kalman滤波DSP实现
    4.5 本章小结
第五章 模拟实验与测试
    5.1 料位计系统主要模块测试与模拟实验
        5.1.1 前端信号调理模块模拟实验
        5.1.2 脉冲信号Kalman滤波模拟实验
    5.2 模拟实验测试
    5.3 本章小结
第六章 总结与展望
    6.1 总结
    6.2 主要创新点
    6.3 展望
参考文献
附录
攻读学位期间所取得的相关科研成果
致谢

(5)前视SAR成像处理方法及硬件实现(论文提纲范文)

摘要
abstract
第一章 绪论
    1.1 研究背景及意义
    1.2 国内外研究现状
        1.2.1 前视SAR发展
        1.2.2 成像算法
        1.2.3 硬件实现
    1.3 本论文的主要工作
第二章 双基前视SAR成像原理
    2.1 双基前视SAR构型
    2.2 双基前视SAR回波模型
        2.2.1 回波时域特性
        2.2.2 回波频域特性
    2.3 分辨率特性
        2.3.1 距离分辨率
        2.3.2 方位分辨率
    2.4 双基前视SAR成像算法
        2.4.1 极坐标格式算法
        2.4.2 算法仿真
    2.5 本章小结
第三章 前视SAR成像信号处理机设计与实现
    3.1 信号处理机需求分析
    3.2 信号处理机设计
        3.2.1 信号处理机总体架构
        3.2.2 数据采集板卡设计
        3.2.3 信号处理板卡设计
    3.3 前视SAR成像处理硬件实现
        3.3.1 带通采样与下变频
        3.3.2 PFA算法DSP实现
    3.4 PFA算法双DSP实现
        3.4.1 双DSP处理架构设计
        3.4.2 双DSP工作流程设计
    3.5 本章小结
第四章 前视SAR成像信号处理机调试与验证
    4.1 回波采集与下变频调试
        4.1.1 回波采集
        4.1.2 下变频
    4.2 信号处理机通信接口调试
        4.2.1 FPGA-DSP高速通信接口
        4.2.2 双DSP高速通信接口
        4.2.3 DSP-PC高速通信接口
    4.3 信号处理机成像测试
        4.3.1 仿真数据成像结果
        4.3.2 实测数据成像结果
    4.4 本章小结
第五章 总结与展望
    5.1 工作总结
    5.2 工作展望
致谢
参考文献

(6)随钻四极子声波测井仪井下主控电路关键技术研究与实现(论文提纲范文)

摘要
abstract
第一章 引言
    1.1 课题的研究背景及意义
    1.2 声波测井技术国内外研究现状及发展趋势
    1.3 本文的主要工作与结构安排
第二章 随钻四极子声波测井仪主控电路概述
    2.1 随钻四极子声波测井仪介绍
        2.1.1 仪器总体结构
        2.1.2 仪器工作原理
        2.1.3 仪器工作流程
    2.2 随钻四极子声波测井仪主控电路设计关键技术简介
        2.2.1 主控电路介绍
        2.2.2 井下大规模存储模块设计的必要性
        2.2.3 井下实时滤波模块设计的必要性
        2.2.4 以太网通信模块设计的必要性
第三章 主控电路大规模存储模块研究与实现
    3.1 大规模存储模块指标分析与硬件电路设计
    3.2 存储模块功能设计
        3.2.1 驱动功能设计
        3.2.2 上电定位算法设计
    3.3 数据读取和存储的实现
    3.4 存储模块整体管理优化
        3.4.1 辅助信息设计
        3.4.2 大规模取数功能设计
    3.5 实验结果及分析
第四章 实时数字滤波功能研究与实现
    4.1 数字滤波器原理概述
    4.2 MATLAB辅助滤波器设计方法
        4.2.1 噪声分析和滤波器指标
        4.2.2 FDAToo L辅助滤波器设计
    4.3 数字滤波器在DSP中实现
    4.4 实验结果及分析
第五章 随钻四极子声波测井仪以太网通信模块设计
    5.1 以太网口设计
        5.1.1 以太网接口概述
        5.1.2 以太网接口电路设计
    5.2 Lw IP移植
        5.2.1 Lw IP介绍
        5.2.2 Lw IP数据包描述
        5.2.3 Lw IP移植
    5.3 UDP协议原理与实现
        5.3.1 UDP报文格式
        5.3.2 UDP控制块描述
        5.3.3 UDP数据报操作
    5.4 以太网功能实现
    5.5 实验结果及分析
第六章 结束语
致谢
参考文献
攻读硕士学位期间取得的成果

(7)面向调焦调平的多核DSP图像处理研究与实现(论文提纲范文)

致谢
摘要
abstract
第一章 绪论
    1.1 调焦调平概述
    1.2 课题研究背景与意义
    1.3 国内外研究现状
        1.3.1 多核DSP发展现状
        1.3.2 图像处理技术发展现状
    1.4 本文主要研究工作与章节安排
第二章 系统总体方案与关键技术研究
    2.1 需求分析与调研
        2.1.1 主控微处理器调研
        2.1.2 C6x系列DSP调研
    2.2 系统总体方案设计
    2.3 关键技术研究
        2.3.1 SYS/BIOS实时操作系统
        2.3.2 核间通信技术
        2.3.3 C6678 中断系统
        2.3.4 Rapid IO传输技术
        2.3.5 EMIF总线
        2.3.6 SPI总线
        2.3.7 多核DSP自启动技术
    2.4 本章小结
第三章 图像处理系统实现
    3.1 硬件设计与研究
        3.1.1 硬件需求与框架
        3.1.2 关键电路模块设计
    3.2 算法研究与实现
        3.2.1 算法概述
        3.2.2 离焦量计算
        3.2.3 倾斜量计算
    3.3 图像数据传输实现
    3.4 关键外设驱动开发
        3.4.1 Nand Flash
        3.4.2 DDR3
        3.4.3 EMIF16 FPGA
    3.5 多核DSP自启动实现
    3.6 软件离线升级实现
    3.7 本章小结
第四章 系统调试与验证
    4.1 图像数据传输测试
        4.1.1 数据传输正确性测试
        4.1.2 SRIO接口速率测试
    4.2 关键外设功能测试
        4.2.1 Nand Flash读写测试
        4.2.2 DDR3 读写测试
    4.3 多核自启动测试
    4.4 调焦调平系统性能测试
    4.5 本章小结
第五章 总结与展望
    5.1 全文总结
    5.2 展望
参考文献
附录1 英文缩略词
附录2 图像处理系统硬件电路
攻读硕士学位期间的学术活动及成果情况

(8)千万门级FPGA中PCIE模块的研究(论文提纲范文)

摘要
abstract
第一章 绪论
    1.1 论文研究背景与意义
    1.2 国内外研究现状和发展态势
    1.3 本文的组织结构及内容安排
第二章 高速总线技术与千万门级高性能现场可编程门阵列器件
    2.1 高性能现场可编程门阵列
    2.2 PCI EXPRESS高速串行总线概论
        2.2.1 PCI EXPRESS的经典拓扑架构概述
        2.2.2 PCI EXPRESS内部的分层结构
        2.2.3 PCI EXPRESS的包
        2.2.4 链路训练和初始化
    2.3 本章小结
第三章 千万门级FPGA的设计与PCI EXPRESS模块的集成
    3.1 FPGA芯片的结构介绍
        3.1.1 典型FPGA芯片的工艺
        3.1.2 典型FPGA芯片的架构
    3.2 高性能FPGA芯片结构与PCI EXPRESS模块的集成
        3.2.1 PCI EXPRESS模块的互连资源
        3.2.2 PCI EXPRESS核的结构
        3.2.3 功能配置模块
        3.2.4 输入输出互联模块
        3.2.5 FPGA逻辑
        3.2.6 CMT模块
        3.2.7 SERDES模块
    3.3 本章小结
第四章 PCI EXPRESS核的验证方法研究
    4.1 通用验证平台的架构
        4.1.1 验证仿真电路环境
        4.1.2 验证环境的结构
    4.2 验证激励向量介绍
    4.3 验证结果分析
        4.3.1 PIC EXPRESS系统的初始化和链路训练的验证
        4.3.2 基本事务的验证
        4.3.3 时钟和复位仿真
        4.3.4 电源管理的验证
        4.3.5 中断功能的验证
        4.3.6 LATENCY TOLERANCE REPORTING消息的验证
        4.3.7 ALTERNATIVE ROUTING-ID INTERPRETATION功能验证
        4.3.8 OPTIMIZED BUFFER FLUSH/FILL消息的验证
        4.3.9 基地址寄存器的验证
        4.3.10 极性倒置的验证
    4.4 本章小结
第五章 千万门级FPGA中 PCI EXPRESS接口应用测试
    5.1 架构设计
    5.2 子模块设计
        5.2.1 JTAG接口模块
        5.2.2 EP模块
        5.2.3 RP模块的设计
    5.3 应用测试流程简介
    5.4 应用工程的建立
        5.4.1 约束策略
        5.4.2 布局布线结果
        5.4.3 时序报告和功耗分析
    5.5 应用平台的搭建和测试
        5.5.1 功能应用
        5.5.2 不同模式下的传输质量分析
    5.6 本章小结
第六章 总结与展望
    6.1 文章总结
    6.2 未来展望
致谢
参考文献
附录

(9)基于多核DSP的XX星座载荷处理软件系统研究(论文提纲范文)

致谢
摘要
Abstract
1.绪论
    1.1 论文的研究背景及意义
        1.1.1 研究背景
        1.1.2 研究意义
    1.2 国内外研究现状
        1.2.1 多核DSP软件系统的研究现状
        1.2.2 多核DSP在卫星领域的应用现状
    1.3 论文研究内容和章节安排
    1.4 论文的创新点
2.星座载荷处理系统的多核架构及软件框架设计
    2.1 星座载荷处理系统硬件平台分析
    2.2 TMS320C66x DSP硬件性能介绍
        2.2.1 多核DSP简介
        2.2.2 Keystone架构及内核性能分析
        2.2.3 外围接口性能分析
    2.3 基于星座载荷处理的DSP软件设计
        2.3.1 软件需求分析
        2.3.2 软件功能布局
        2.3.3 软件模块化分层设计
    2.4 本章小结
3.系统底层封装及高速数据传输
    3.1 底层配置及封装
        3.1.1 C66x内核时钟模块配置
        3.1.2 DDR3 存储器初始化配置
    3.2 高速SRIO接口的数据传输研究
        3.2.1 SRIO通信协议与数据包结构分析
        3.2.2 通信模式的设计与软件配置
    3.3 EMIF16 接口通信设计和实现
        3.3.1 硬件接口模块信号特征
        3.3.2 通信软件设计与实现
    3.4 本章小结
4.基于并行运算的多核软件系统实现
    4.1 多核系统软件并行模型
        4.1.1 并行编程模型概述
        4.1.2 主从模型
        4.1.3 数据流模型
        4.1.4 星座载荷处理系统并行模式设计
    4.2 核间同步与通信机制研究
        4.2.1 IPC中断通信机制
        4.2.2 基于SYS/BIOS的消息机制
        4.2.3 共享存储区域查询机制
        4.2.4 基于消息队列的核间通信方式研究与应用
    4.3 多核存储空间布局及冲突保护机制
        4.3.1 多核存储空间配置与布局
        4.3.2 基于硬件信号量的访存保护机制
    4.4 多核程序固化及上电同步研究
        4.4.1 多核程序加载原理
        4.4.2 多核程序融合
        4.4.3 多核程序加载思路及实现
        4.4.4 程序可靠性与可维护性
    4.5 本章小结
5.基于图像应用的多核系统运行实现及性能验证
    5.1 星上图像处理算法及系统运行流程
        5.1.1 星上舰船目标识别算法及目标分析
        5.1.2 星上载荷数据处理系统运行流程
    5.2 软件优化方法及实验结果分析
        5.2.1 软件优化方法
        5.2.2 相机载荷图像处理系统结果分析
    5.3 本章小结
6.总结与展望
    6.1 工作总结
    6.2 后续工作展望
参考文献
作者简历及在学期间所取得的科研成果

四、应用DSP的扩展地址处理中断的方法(论文参考文献)

  • [1]无人机飞行控制计算机硬件平台研制[D]. 黄浩. 哈尔滨工业大学, 2021
  • [2]面向嵌入式系统的实时传输与接口技术研究[D]. 廖张梦. 浙江大学, 2021(01)
  • [3]触控电源可编程控制器研发[D]. 王典. 西安石油大学, 2021(09)
  • [4]基于中子辐射的火箭固体推进剂料位计技术研究[D]. 滕宇超. 西京学院, 2021
  • [5]前视SAR成像处理方法及硬件实现[D]. 韩增玉. 电子科技大学, 2021(01)
  • [6]随钻四极子声波测井仪井下主控电路关键技术研究与实现[D]. 于博. 电子科技大学, 2021(01)
  • [7]面向调焦调平的多核DSP图像处理研究与实现[D]. 罗环. 合肥工业大学, 2021
  • [8]千万门级FPGA中PCIE模块的研究[D]. 张明铭. 电子科技大学, 2021(01)
  • [9]基于多核DSP的XX星座载荷处理软件系统研究[D]. 吴婧. 浙江大学, 2021(01)
  • [10]支持DSP指令扩展的RISC-V处理器设计与实现[D]. 姜泽坤. 重庆邮电大学, 2021

标签:;  ;  ;  ;  ;  

一种利用DSP扩展地址处理中断的方法
下载Doc文档

猜你喜欢